基于流水化和滑动窗口结构的低功耗指令Cache设计
【出 处】:《
计算机工程与科学
》
CSCD
2015年第37卷第6期 1037-1042页,共6页
【作 者】:
李伟
;
肖建青
【摘 要】
嵌入式处理器中Cache的应用极大地提高了处理器的性能,同时Cache,尤其是指令Cache功耗占据了处理器很大一部分功耗,关闭不必要的tag SRAM和data SRAM的访问,可以极大地降低功耗。提出了一种流水化的指令Cache访问机制,关闭不必要的data SRAM的访问;并且通过记录指令Cache行的信息和预测下一行的Cache形成一个Cache行滑动窗口,关闭不必要的tag SRAM访问。所提出的方法没有性能损失,在SMIC 90nm工艺下进行功耗分析,其指令访问的功耗降低50%。
相关热词搜索: 指令Cache 低功耗 流水化 滑动窗口 CPU I-cache low power pipeline slide window CPU
上一篇:一种面向重尾分布的SSD磁盘调度算法
下一篇:最后一页