YHFT-XX芯片中长线延时优化策略
【出 处】:
【作 者】:
詹武
;
刘祥远
;
郭阳
;
丁艳平
【摘 要】
结合YHFT-XX芯片中存在很多长路径的特点,对物理设计中长线的优化进行了研究,主要研究了三种中继器的插入对延时的影响,得出了不同长线下插入中继器的最优尺寸以及最优延时.结合具体的工程实践,运用得出的结论优化了长路径的延时.通过规整的中继器插入,将长线上中继器单元以及中继器单元间的间距进行优化,使得路径延时更小,通过跨模块的中继器插入优化,采用穿通技术,有效减小了延时,提升了芯片的时序性能.
相关热词搜索: 中继器 长线 优化 延时 repeater long interconnect optimization delay
上一篇:面向大数据应用的众核处理器缓存结构设计
下一篇:面向CPU+MIC混合异构平台的地震波叠前时间偏移算法并行与优化策略