一种低功耗异步乘法器的研究与实现
【出 处】:《
计算机工程与科学
》
CSCD
2012年第34卷第5期 73-77页,共5页
【作 者】:
石伟
;
苏博
;
任洪广
;
王志英
【摘 要】
同步电路由全局时钟信号周期性地驱动计算,而异步电路只在需要的时候才进行运算,因此异步电路具有天然的低功耗优势。当前的解同步异步电路设计方法仅根据同步电路的物理拓扑结构进行异步设计,而没有考虑同步电路的本身功能行为及所处理数据的特点。本文首先分析了物理拓扑结构、电路功能行为及处理数据对低功耗设计的影响,然后设计实现了一款低功耗异步乘法器。实验表明,实现的乘法器相对于传统解同步异步乘法器具有更低的功耗与更高的性能。
相关热词搜索: